- сигнал на выходе триггера. В обоих режимах квантования сигнал на входе К триггеров 5 и б получаетсй инвертированием сигнала, поступающего на вход О. Второй режим квантования необходим для разли; чения трехуровневых сигналов или оборванных проводов без увеличения емкости регистров сдвига. Запись информации в триггеры 5 0 или б осуществляется тактовым импульсом, поступакяцим с выхода формирователя 19. В зависимости от управляющего сигнала, поступающего на вход формирователя 19 со входа 26, тактовые импульсы могут иметь следующий вид: длиигельность синхроимпульса значительно меньше его периода. При этом триггер 5 или б принимает состояние, определяемое значением Sj в момент прихода импульса, что соответствует синхронной записи информации. Разность периода следования и длительности синхроимпульсов значительно меньше периода 5 скважность а- 1/, При этом триггер 5 или б сох&аняет свое состояние, если период синхроимпульса значение Sj не менялось и изменяет на противоположное, если $3 менялось на время, 0 достаточное для срабатывания триггера 5 или б. Это дает возможность фиксации импульсов, длительность которых значительно, меньше периода квантования, С выхода триггеров 5 и б информация поступает на вход регистров 9 и 10 на разрядов и записывается в них, но не Считывается. Переход из режима записи в режим считывания осуществляется блоком 15, 0 в зависимости от сигнгша на входе 24 возможен переход в режим считывания по окончании сигнала запуска на вход 24, либо в момент совпгщения входных сигналов с кодом, поступающим на вход 25 у стррйства,; В первом (5лучгае импульс со входа 24 проходит без изменений на выход блока 15. Во втором случае передний фронт сигнала со входа 24 вызывает формирование логического О на выводе блока 15. Переключение в состояние логической 1 происходит в момент, когда выходом триггеров 5 и б на входы блока 15 поступит в параллельном Коде информация, совпадающая с кодо йриходящим с входа 25. В обоих случаях nepexoji выходного сигнала блок1 15 из состояния логического ОГ в 1 вызовет.запуск делителя 20 на п и распределителя 21 на m разрядов. Через число тактов, равное произведению п на разность m и задержки, определяемой сигналом со входа 29 на втором выходе распределителя 21 формируется импульс, переключающий триггеры 22 и 23 в состояние ло1Ической 1. При этом сигнал, поступающий с выхода триггера 23 переключает ключи 7, 8 и 18 в состояние соответствующее режиму считывания. Работа устройства в режиме считывания. Регистры 9 и 10 через ключи 7 и 8 замкнуты в кольцо и информация циркулирует в них не обновляясь. Коммутатор 11 подключает поочередно регистры сдвига 9, 10 и триггер 22 на вход сумматора 12, на другой вход которого поступает сигнал с выхода генератора 13. : |Соммутатором 11 и генератором 13 управляет счетчик 14 по модулю 3 (в общем случае по модулю К+1, где К - число каналов). Перект ючение счетчика 14, коммутатора 11 и формирование новрй ступеньки генератором 13 осуществляется одновременно сигналом с первого выхода распределителя 21 один раз за несколько тактов работы регистров 9 и 10. Тригер 22 устанавливается в О сигналом с выхода первого разряда распрделителя 21 и в 1 сигналом с его другого выхода. На выходе сумматора 12 формируется ступенчатый сигна каждый уровень которого передает информацию, записанную в одном из регистров 9, 10, либо двухуровневый сигнал, формируемый триггером 22. Jlfia наблюдения информации, записанной в регистрах 9, 10,необходимо подключить выходы 30 и 33 на внешний осциллограф. Использование признаков, перечисленных в отличительной части формулы позволяет различить сигналы с запрещенными уровнями; наблюдать.импульсы с длительностью менее периода квантования и случайные сигналы; выводить информацию, записанную в регистрах сдвига анализатора, на экран осциллографа, то есть знач гельно расширить функциональные возможности устройства по сравнению с известными решениями. Формула изобретения Устройство для контроля логических блоков, содержащее первый и второй компараторы, входы которых соединены соответственно с первым и вто0 рым входами устройства,- первый и второй триггеры, выход первого триггера подключен к первым входам первого ключа и блока сравнения, выход второго триггера - к первому входу вто5 рого ключа и второму входу блока сравнения, выходы первого и второго ключей подсоединены через соответствующие регистры сдвига к первому и второму входам коммутатора, подклю0 ченным соответственно ко вторым входам первого и второго ключей, третий вход коммутатора подкшэЧен к выходу третьего триггера, первый вход которого соединен с первым вы5 ходом распределителя импульсов, второй вход - с первым входом четвертого триггера и вторым выходом распределителя импульсов, подключенного первым входом к выходу первого делителя частоты, вторым входом т- к пер0 вому входу первого делителя частоты и к выходу блока сравнения, третьим входом - к третьему входу устройства, второй вход первого делителя частоты соединен с первыми входами первого 5 и второго триггеров, вторыми входами регистров сдвига и выходом формирователя импульсов, подключенного первым : входом через третий ключ к выходу второго делителя частоты, вход кото0 рого соединен с выходом генератора : импульсов,.выход четвертого триггера йодключен ко второму входу третьего .ключа и третьим входом первого и второго ключей, второй вход соединен- с четвертым входом устройства и с треть5 им входом блока сравнения, четвертый вход которого подключен к пятому входу устройства, второй вход формирова- теля импульсов и второй вход второго делителя частоты подключены соответ0 ственно к шестому и седьмому входам устройства, отличающеесятем, что, с целью расширения функциональных возможностей устройртва, в него введены счетчик, сумматор, гене5 ратор ступенчатого напряжения, а также первый и второй логические блоки, первые входы которых подсоединены к,выходам первого и второго компараторов соответственно, вторые вхоО ды-к восьмому входу устройства, а выходы - ко вторым входам первого и второго триггеров соответственно, вход счетчика соединен со вторым выходом распределителя импульсов, 5 а. выход - с четвертым входом коммутатора и через генератор ступенчатого напряжения - с первым входом сумматора, подключенного вторым входом к выходу коммутатора. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР 580514, кл. G 01 R 19/14, 1977. 2.Патент США 3927310, кл. G Об F 11/00, опублик. 1975. 3.Патент США 3831149, кл. 6 01 R 15/00, опублик. 1974 (прототип). "/>SU765784A1 - Устройство для контроля логических блоков - Яндекс.Патенты